文章编号:1001-9014(2006)02-0090-05

# 亚 50nm 自对准双栅场效应晶体管的量子 和短沟道效应的研究

胡伟达, 陈效双, 全知觉, 周旭昌, 陆 卫 (中国科学院上海技术物理研究所 红外物理国家重点实验室,上海 200083)

摘要:采用有限元法自治求解泊松-薛定谔方程,数值模拟了一种新型的亚 50nm N 沟道双栅 MOS 场效应晶体管的 电学特性,系统阐述了尺寸参数对短沟道效应的影响规律.比较了不同尺寸参数下的亚阈值摆幅、阈值电压下跌和 DIBL效应以及沟道跨道,获得了最佳硅鳍宽度(T<sub>fm</sub>)和栅极长度(L<sub>g</sub>)参数.模拟结果与实验数据的经典数值模拟 进行了比较,表明由于电子束缚效应对器件性能的影响,考虑量子效应对 FinFET 器件的性能优化尤其重要. 关键 词:自对准双栅场效应晶体管;量子力学计算;短沟道效应;量子效应 中图分类号:TN302;TN386.1 文献标识码:A

# STUDY ON QUANTUM AND SHORT-CHANNEL EFFECTS FOR SUB-50nm FINFETS

HU Wei-Da, CHEN Xiao-Shuang, QUAN Zhi-Jue, ZHOU Xu-Chang, LU Wei (National Laboratory for Infrared Physics, Shanghai Institute of Technical Physics, Chinese Academy of Sciences, Shanghai 200083, China)

Abstract: A new kind of sub-50 nm N channel double gate MOS nanotransistors was simulated by solving coupling Poisson-Schrödinger equations in a self-consistent way with a finite element method, and a systematic simulation-based study was presented on the short-channel effects. Subthreshold swing, threshold-voltage roll-off, and drain-induced barrier lowering as well as the transconductance were investigated in terms of different dimensional parameters. The optimal Si-fin thickness ( $T_{\rm fin}$ ) and the gate length ( $L_{\rm g}$ ) were obtained. The simulation results were compared with the experimental results in order to verify the validity of the proposed quantum mechanical approach. In order to understand the influence of electron confinement, the result of quantum mechanical simulation were also compared with that of the classical approach. Our simulation results indicate that quantum mechanical simulation is essential for the realistic optimization of the FinFET structure. **Key words**: FinFETs: quantum-mechanical calculation; short-channel effect; quantum effect

## 引言

近年来,金属氧化物半导体场效应晶体管(即 MOSFET,简称 MOS 器件)广泛应用于数字和模拟 集成电路,在红外焦平面探测器的读出电路上也有 极其重要的应用,如:MOS 和 CMOS 多开关读出电 路,已成为该探测器的主流读出电路<sup>[1]</sup>.随着集成 电路技术遵循摩尔定律的快速发展,尺寸更小、工作 速度更快、功耗更低的纳米尺寸 MOS 器件的应用越 来越受到人们的重视.目前 MOS 场效应晶体管器件 已经进入亚 50nm 领域.然而,当器件尺寸达到亚 50nm时,已接近按比例缩小的极限.此时,传统的平面结构 MOSFET 将面临很多难题,如短沟道效应 (SCE)将变得非常严重;另外在低阈值电压下,既要获得高的驱动电流,又要维持小的关态漏电流,这是 一个严峻的挑战.最近,双门结构 MOS 场效应晶体 管引起了广泛的重视,尤其在亚 50nm 尺寸 MOS 场 效应晶体管方面具有的潜在应用.在多种双门 MOS 场效应晶体管器件中,绝缘层上硅(SOI)自对准双 栅 MOS 场效应晶体管 (A Self-Aligned Double-Gate MOSFET)器件,即所谓的 FinFET 器件,被认为是最 有应用前途的纳米尺寸器件之一<sup>[2-5]</sup>.为了优化亚

Received date: 2005 - 04 - 24, revised date: 2005 - 09 - 08

收稿日期:2005-04-24,修回日期:2005-09-08

**基金项目:**国家重点基础研究发展规划973(2001CB61040)、国家自然科学基金(60476040,60576068)、国家自然科学基金重点项目(60221502) 和上海科学技术委员会重大基金(05DJ14003)资助项目

作者简介:胡伟达(1979-),男,安徽庐江人,博士研究生,研究方向为半导体光电子器件的计算和模拟.

50nm FinFET 器件结构,需要进行二维量子力学模拟,因为量子效应在亚 50nm 器件的电学特性中已起到主导作用<sup>[6,7]</sup>.

本文采用 SimuApsy 二维器件模拟软件,模拟了 亚 50nm N 沟道 FinFET 器件的电学特性,分析了尺 寸参数对器件的短沟道效应的影响. SimuApsy 软件 主要采用有限元法,充分考虑了局域态的量子效应, 通过自治求解薛定谔和泊松方程进行二维数值模 拟. 为了证明量子力学方法的优越性,本文比较了经 典方法和量子力学方法的模拟结果. 如图 1 所示为 SimuApsy 软件二维模拟的局域态量子束缚模型<sup>[8]</sup>.

#### 1 理论模型和器件结构

随着半导体器件尺寸的进一步缩小,进入亚微 米甚至纳米尺寸,经典物理模型已不再适用,我们需 要考虑量子效应.相应的模拟方法称为量子力学理 论模拟方法(简称量子方法).常见的量子方法为自 洽求解泊松和薛定谔方程,二维自洽公式如下

$$\nabla [\varepsilon(x,y) \nabla \Phi(x,y)] = -\rho(x,y) , \qquad (1)$$
  
$$\rho(x,y) = q[-n(x,y) + p(x,y) + N_D^+(x,y)]$$

$$-N_{A}^{-}(x,y)] , \qquad (2)$$

$$-\frac{\hbar}{2m^*}\frac{\partial \psi_n(x,y)}{\partial y} + \left[\Delta E_c(x,y) + \Phi(x,y)\right]\psi_n(x,y)$$
$$= E_n \cdot \psi_n(x,y) \quad , \tag{3}$$

其中  $\varepsilon$  是材料的介电函数, $N_b^*$ , $N_A^-$  分别为施主杂质 和受主杂质的浓度,p(z),n(z)分别为空穴和电子 的浓度, $\Phi(x,y)$ 为静电势, $\hbar$  为约化普朗克常数.对 于通常使用的 n 型半导体结构, $N_b^* \gg N_A^-$ , $n(z) \gg p(z)$ ,这样  $N_A(z)$ 和p(z)在计算中可以忽略.FinFET 器件进入纳米尺寸后,器件在沟道和氧化物之间形 成量子阱(如图 1 所示).在量子阱中,杂质和电子 的分布一般是不完全重合的<sup>[9~11]</sup>.因此,可以通过 式(1)和式(3)自洽求解得到量子阱中的电子浓度



图 1 自对准双栅 MOSFET 的量子区域的导带结构 模型

Fig. 1 Conduction band profile near the quantum region of an self-aligned double gate MOSFET

分布和静电势分布. 自治计算的边界如下:1. 泊松 方程的边界条件,在源区(Source)和漏区(Drain) 处,为欧姆接触. 采用 Dirichlet 边界条件,即  $\Phi = V_{applied}$ 其中  $V_{applied}$ 为外加电压;在栅极区(Gate)处,边 界条件为:  $\Phi = V_{applied} - \Phi_{ms}$ ,其中  $\Phi_{ms}$ 为栅电极和 SiO<sub>2</sub> 的功函数. 2. 薛定谔方程的边界条件,薛定谔 方程的计算采用文中图 1 的量子阱模型,即在栅电 极的一定距离处采用 Dirichlet 边界条件, $\psi = 0$ . 在实际计算中,由于本文不讨论栅电极漏电流(Gate leakage current),考虑到便于计算收敛采用简单的 边界条件,即认为在 2 个 SiO<sub>2</sub>/Si 的界面处:  $\frac{\psi_i}{I} =$ 

边齐余针,即认为在 2 个 SIO<sub>2</sub>/ SI 的齐面处:  $\frac{1}{\psi_j}$  =  $\frac{\sqrt{2m|E - E_c|}}{\sqrt{2m|E - E_c|}}$ 

 $\frac{\sqrt{2m|E_j - Ec|}}{\hbar}$ .其中 $E_j$ 和 $\psi_j$ 分别表示第j个能量本征值和本征函数, $\psi'_j$ 为本征函数的一阶导数.

自治计算原理如下:1. 假定初始的电荷分布, 由方程式(1)可以获得静电势分布  $\Phi(x,y)$ . 2. 将  $\Phi(x,y)$ 代入解薛定谔式(3),得到电子能级  $E_n$  和 电子的波函数分布  $\psi_n(x,y)$ (n 表示第n 个电子能 级). 3. 电子能级  $E_n$  和电子的波函数分布  $\psi_n(x,y)$ 将决定电子浓度分布,公式如下

$$n(x,y) = \frac{1}{\pi\eta} \sqrt{2m^* k_B T} \sum_j |\psi_j(x,y)| 2$$
$$\times F_{\frac{1}{2}} \left( \frac{E_F - E_j}{k_B T} \right) \quad , \tag{4}$$

其中  $E_j$  和  $\psi_j(x,y)$ 分别表示第 j 个能量本征值和本 征函数. 将电子浓度 n(x,y)代人式(1),将得到新的 静电势分布  $\Phi(x,y)$ . 4. 判断是否自洽,如果不自 洽,将 2 次的静电势平均作为下一次初始静电势,重 复以上步骤直到自洽为止;如果自洽,则循环结束.

如图 2(a) 所示是 FinFET 器件三维结构示意 图,(b) 是本文模拟所采用的 FinFET 器件二维平面 结构. 由图可以看出,沟道 Fin 位于器件中心,是该 器件的核心部分<sup>[2,3]</sup>. 其中,沟道搀杂为 2 × 10<sup>16</sup> cm<sup>-3</sup>. 自对准双栅生长在沟道两侧,而顶部没有栅 电极. 栅和沟道之间为绝缘层 SiO<sub>2</sub>,绝缘层厚度 Tox 为 2.5nm. 源和漏分别位于沟道 Fin 的两端,并且与 双栅对准.

本文分别模拟了不同沟道长度  $L_g$  和沟道宽度  $T_{fin}$  FinFET 器件的  $I_d$ - $V_d$  和  $I_d$ - $V_g$  曲线. 为了证明模 拟结果的正确性,我们将模拟结果同文献[2]的实 验数据进行对比分析.

#### 2 模拟结果与讨论

### 2.1 $L_g = 30$ nm $T_{fig} = 20$ nm FinFET 的器件特性



图 2 (a) FinFET 的三维结构 (b) 二维模拟采用 的 FinFET 平面结构 Fig. 2 (a) overview of 3-D FinFET (b) the cross

section of 2-D simulated FinFET under study

图 3 将  $L_g$  = 30nm  $T_{fin}$  = 20nm FinFET 器件在典 型的门电压  $V_a \in I_d$ - $V_d$  曲线与文献[2]比较,发现 模拟结果与实验数据非常吻合.尽管 FinFET 器件的 Fin 沟道掺杂浓度非常低 $(2 \times 10^{16} \text{ cm}^{-3})$ .但在饱和 区没有发现由于浮体效应引起的翘曲(Kink)效应. 说明该器件只有很薄的浮体结构,这正是我们期望 得到的结果.图3所示N沟道FinFET器件在Vd分 别为0.1 和1.25V 时的 I<sub>a</sub>-V, 曲线. 由图4 可以看出 虽然该器件只有 30nm 沟道长度,但 DIBL 仅为0.1 V. 由此看出由 DIBL 效应引起的本体贯穿(Punchthrough)被纳米尺寸 Fin 沟道成功地抑制. Vd 从 0. 05V 达到 1V, 阈值电压只减小了不到 0.1V, 表明双 栅 30nm N 沟道 FinFET 器件可以有效抑制 MOSFET 器件的短沟道效应. 计算得到的亚阈值摆幅 S 为 74.98 和76.32(分别在 V。为0.1V 和1.25V 时).尽 管在较低沟道搀杂浓度下,但 FinFET 器件的亚阈值 电流还是受到了很好地抑制.由于漏电流是纳米尺 寸半导体器件的主要参数,尤其对于亚 50nm Fin-FET 器件. 所以准确模拟 FinFET 器件的亚阈值漏电 流非常重要.在模拟中,亚阈值漏电流的模型<sup>[8]</sup>为

$$I_{\text{leakae}} = I_{d} \cdot L_{\text{eff}} \cdot \alpha_{I}$$
$$\cong I_{d} \cdot L_{\text{eff}} \cdot \alpha_{0} \cdot \exp\left[\frac{-E_{0}}{E}\right] \quad , \quad (5)$$

$$I_{\rm d} = q \cdot W \cdot n_{\rm ch} \cdot v_{\rm eff} \quad , \tag{6}$$

其中, Eo 为参考电场, W 为栅极宽度, veff 为有效迁移

速度. FinFET 器件的亚阈值漏电流可以通过优化沟 道载流子浓度 $(n_{ch})$ 、有效沟道长度 $(L_{eff} = L_{channel} - L_{ext},$ 如图2所示)、沟道电场(E)等参数而获得最小值.

#### 2.2 FinFET 器件的短沟道效应(SCE)

图 5 ~ 图 7 对不同沟道长度  $L_g$  和沟道宽度  $T_{fin}$ 的亚 50nm N 沟道 FinFETs 的短沟道效应作了对比. 其中图 5 所示为 FinFETs 的阈值电压下跌( $V_{th}$  rolloff)曲线,采用线性外推法提取了 FinFETs 的阈值电 压  $V_T$ ,其纵坐标  $\Delta V_T = |V_{T(L_g=100nm)} - V_{T(L_g)}|$ .  $T_{fin}$ 不 变时,随着沟道长度  $L_g$  的变短阈值电压下降幅度逐 渐增大. 由图可以看出,  $T_{fin} \ge 20$ nm、 $L_g \le 20$ nm 时 FinFETs 具有较强的短沟道效应.  $T_{fin} = 10$ nm 时  $\Delta V_t$ 只减小了不到 0. 3V,表明随着 Fin 沟道宽度的进一 步减小,FinFETs 的短沟道效应受到很好地抑制. 这



图 3 N 沟道 FinFETs 的  $I_d$ - $V_d$  曲线,其中  $L_g$  = 30nm,  $T_{fin}$  = 20nm,  $V_g$  = 0.5 ~ 1.5 V

Fig. 3 Plot showing  $I_d - V_d$  curves for N-channel Fin-FETs at  $L_g = 30$  nm,  $T_{fin} = 20$  nm,  $V_g = 0.5 \sim 1.5$  V



图 4 N 沟道 FinFETs 的  $I_d$ - $V_g$  曲线,其中  $L_g$  = 30nm,  $T_{fin}$  = 20nm,  $V_d$  = 0.1,1.25V

Fig. 4 Plot showing  $I_d - V_g$  curves for N-channel Fin-FETs at  $L_g = 30$  nm,  $T_{fin} = 20$  nm at  $V_d = 0.1, 1.25$ V

130

120

是由于 Fin 沟道宽度 *T*<sub>fin</sub>的增大导致双栅栅极电压 对沟道的控制减弱而引起的.

图 6 所示为 FinFETs 的亚阈值摆幅,亚阈值摆 幅 S 随着沟道长度  $L_g$  的增大而减小,当  $L_g \ge 30$ nm 时,FinFETs 的亚阈值摆幅 S 比较接近 MOS 器件的 理想 S 值 60mV/decade. 相同沟道长度  $L_g$  下,Fin-FETs 的亚阈值摆幅 S 随沟道宽度  $T_{fin}$  的减小而减 小,这是由于沟道宽度  $T_{fin}$ 的减小引起 Fin 沟道耗尽 层电容减小,从而导致 FinFETs 的亚阈值摆幅 S 减 小.此外,在  $L_g = 10$ nm 时,FinFETs 具有非常大的亚 阈值摆幅(超出了图 6 的尺度范围而未标出),这是 由于短沟道长度  $L_g$  下  $T_{fin} \ge 20$ nm FinFETs 具有很强 的短沟道效应. 图 7 所示为 FinFETs 的 DIBL 效应, 与图 6 具有相似的结果,DIBL 效应随沟道宽度  $T_{fin}$ 的减小而减小,随沟道长度  $L_g$  的减小而增大.

由图 5~图 7 可以看出, FinFETs 由于受到双门 电压对 Fin 沟道强的电势作用, 短沟道效应获得了 很好地抑制, 亚阈值特性变好. 可以通过改变沟道宽 度 T<sub>fin</sub>, 来控制 MOSFET 的短沟道效应, 从而优化 MOSFET 器件. 沟道宽度 T<sub>fin</sub>小于沟道长度 L<sub>g</sub> 时 FinFETs 可以很好地抑制器件的短沟道效应.

本文分别计算了  $T_{fin} = 30 \text{ nm } L_g = 30 \text{ nm } \sqrt{T_{fin}} = 20 \text{ nm } L_g = 30 \text{ nm } \pi T_{fin} = 10 \text{ nm } L_g = 30 \text{ nm } \text{ nm}$   $Gm, Gm_{max}$  为最大跨导值,分别为  $Gm_{max(T_{fin}=20 \text{ nm})} = 360 \text{ s/m} (m_{max(T_{fin}=20 \text{ nm})} = 309 \text{ s/m} \pi Gm_{max(T_{fin}=10 \text{ nm})} = 210 \text{ s/m}. 即随着 Fin 沟道宽度的减小,器件的跨导也 将减小. 这是因为随着 Fin 沟道宽度的减小,源和漏 外延(source and drain extension)的串联电阻增加, 而导致器件的跨导降低. 因此,短沟道效应和串联电$ 



图 5 亚 50nm N 沟道 FinFETs 的阈值电压下跌随 L<sub>g</sub> 和 T<sub>fn</sub>的变化,其中 V<sub>d</sub> = 1.5V

Fig. 5 Vt roll-off of sub 50nm N-channel FinFETs in terms of  $L_{\rm g}$  for different  $T_{\rm fm}$  at  $V_{\rm d}$  = 1.5V



图 6 N 沟道 FinFETs 的亚阈值摆幅随  $L_g$  和  $T_{fin}$ 的变  $U, 其中 V_a = 1.5V$ 

Fig. 6 Subthreshold swing of n-channel FinFETs in terms of  $L_{\rm g}$  for different  $T_{\rm fin}$  at  $V_{\rm d}$  = 1.5V

阻存在一个平衡,结合 FinFETs 的  $\Delta Vt_xS_xDIBL$  和 Gm 可以获得器件的最佳  $L_g$  和  $T_{fin}$ . 沟道掺杂浓度为 2 ×10<sup>16</sup> cm<sup>-3</sup>时,最佳  $L_g$  和  $T_{fin}$ 分别为 30nm 和 20nm.

#### 2.3 FinFET 器件模拟的量子和经典方法的比较

实验模拟采用量子方法,即薛定谔方程和泊松 方程自洽求解法.图9的插图分别列出了采用量子 和经典方法得到的 Fin 沟道截面的电子浓度,其中  $V_g$  =1.25V  $V_a$  =1.5V.可以看出在 Fin 沟道截面方 向上,与经典方法相比较,量子方法得到的电子浓度 峰值偏离 Si/SiO<sub>2</sub> 表面.Si/SiO<sub>2</sub> 表面排斥电子现象 的根本原因是反型层中的载流子在量子束缚区域 (图1所示)量子化后,分别占据在各子带中呈现波 动分布.如图9所示,随着栅极电压的增大,电子浓 度的峰值逐渐靠近氧化层截面,即栅极对沟道控制



图 7 N 沟道 FinFETs 的 DIBL 效应随  $L_g$  和  $T_{fin}$ 的变 化,其中  $V_d$  = 1.5V

Fig. 7 DIBL characteristics of N-channel FinFETs in terms of  $L_s$  for different  $T_{fin}$  at  $V_d = 1.5$  V

Fin thickness( $T_{fin}$ )

 $---T_{e_{m}}=10 \text{ nm}$ 

逐渐加强.如图 8 所示,对比了采用量子和经典不同 方法下的 I<sub>d</sub>-V<sub>d</sub> 曲线,结果表明采用量子方法获得的 结果比经典结果小 6%.根本原因是对于亚 50nm MOS 器件,量子约束效应非常明显,经典方法已不 能完全准确描述量子阱中电子浓度分布.模拟结果 表明量子方法对模拟纳米器件非常重要.

#### 3 结语

MOSFET 器件进入超深亚微米以后,短沟道效 应变得越来越显著,亚50nm N 沟道 FinFETs 由于受 到自对准双栅对 Fin 沟道的强电场作用,短沟道效



图 8 采用量子和经典不同方法 Fin 沟道截面的  $I_{a}$ - $V_{a}$  曲线,其中  $V_{g}$  = 1.25V,  $V_{d}$  = 1.5V

Fig. 8 Comparison of  $I_d$ - $V_d$  curves at  $V_g = 1.25$ V,  $V_d = 1.5$ V for a cut through the Si channel with classical method and quantum mechanical method



图 9 采用量子方法 Fin 沟道截面的电子浓度,其中  $L_g = 30$ nm, $T_{fin} = 20$ nm, $V_d = 0.1$ V, $V_g = 0.5 \sim 1.5$ V. 插图为量子和经典方法的电子浓度比较

Fig. 9 Cross section of the QM electron concentration for  $L_{g} = 30$  nm,  $T_{fin} = 20$  nm, and  $V_{d} = 0.1$  V at  $V_{g} = 0.5$ ~1.5V. Inset is comparison of the classical and QM electron density 应受到了很好地抑制,亚阈值特性变好,为器件尺寸 的进一步缩小奠定了基础.可以通过改变沟道宽度  $T_{fin}$ 和沟道长度  $L_g$  来控制 MOSFET 的短沟道效应, 从而优化 MOS 器件.沟道宽度  $T_{fin}$ 小于沟道长度  $L_g$ 时 FinFETs 可以很好地抑制器件的短沟道效应.当 沟道掺杂浓度为 2 × 10<sup>16</sup> cm<sup>-3</sup>时, FinFETs 的最佳  $L_g$ 和  $T_{fin}$ 分别为 30nm 和 20nm.模拟结果表明量子方 法对模拟纳米 FinFETs 非常重要.

**致谢** 本文的器件模拟采用了 SimuApsy 软件,得到 了 Simon Li、Meng Yang 和 Zhisheng Piao 等博士的技 术支持,在此表示衷心的感谢.

#### REFERENCES

- [1] Hsieh C, Wu C, Jih F, et al. Focal-plane-arrays and CMOS readout techniques of infrared imaging systems [J]. *IEEE Trans. Circuits and Systems for Video Technology*, 1997,7(4):594-605.
- [2] Hisamoto D, Lee W C, Kedzierski J, et al. FinFET-a selfaligned double-gate MOSFET scalable to 20 nm [J]. IEEE Trans. Elec. Dev., 2000,47(12):2320-2325.
- [3] Huang X, Lee W C, Kuo C, et al. Sub-50 nm P-channel Fin-FET [J]. IEEE Trans Elec. Dev., 2001,48(5):880-886.
- [4] Svizhenko A, Anantram MP, Govindanet TR, et al. Two dimensional quantum mechanical modeling of nanotransistors [J]. J. Appl. Phys., 2002,91(4): 2343-2354.
- [5] Choi Y K, King T J, Hu C. Nanoscale CMOS spacer Fin-FET for the terabit era [J]. IEEE Trans. Elec. Dev., 2002,23(1):25-7.
- [6] Pei G, Kedzierski J, Oldiges P, et al. FinFET design considerations based on 3-D simulation and analytical modeling [J]. IEEE Trans. Electron Devices, 2002, 49(8):1411-1419.
- [7] Kedzierski J, Meikei Ieong, Edward Nowak, et al. Extension and source/drain design for high-performance FinFET devices [J]. IEEE Trans. Elec. Dev., 2003, 50 (4): 952-958.
- [8] Simon Li. Apsys User's Manual [M]. Canada: Crosslight Software Inc. Press, 2004, 153-155.
- [9] SUN Li-Zhong, CHEN Xiao-Shuang, GUO Xu-Guang, et al. First principles calculation of the band structure of CdTe and HgTe [J]. J. Infrared Millim. Waves (孙立忠,陈效 双,郭旭光,等. CdTe 和 HgTe 能带结构的第一性原理计 算. 红外与毫米波学报),2004,23(4):271-275.
- [10] SHU Xiao-Zhou, WU Yan-Rui, CHEN Xiao-Shuang, et al. Finite difference time domain modeling of grating-coupled quantum well infrared photodetector [J]. J. Infrared Millim. Waves (疏小舟,吴砚瑞,陈效双,等. 时域有限 差分法模拟量子阱红外探测器光栅的光耦合. 红外与 毫米波学报),2004,23(6):401-405.
- [11] XU Jing, CHEN Xiao-Shuang, ZHOU Mei, et al. Photonic crystals finite different time domain method density of state transmission spectra [J]. J. Infrared Millim. Waves (徐靖, 陈效双,周梅,等. 二维正方形复式晶胞光子晶体的光子特 性研究. 红外与毫米波学报),2005,24(4):241-244.