一种片上集成模拟信号累加结构的CMOS-TDI传感器噪声建模与分析
投稿时间:2018-05-16  修订日期:2018-07-10  点此下载全文
引用本文:
摘要点击次数: 228
全文下载次数: 
作者单位E-mail
计 成 中科院上海技术物理研究所 aikenji@icloud.com 
陈永平 中科院上海技术物理研究所  
中文摘要:提出了一种16级片上模拟累加电路结构以实现时间延迟积分(TDI)功能, 累加单元以电荷放大器为基础。为了获得更好的噪声性能, 对电路结构的模拟信号链路进行了噪声分析, 给出了适用于TDI累加的热噪声模型。 分析表明,主要随机热噪声根据累加电路工作的状态不同可以分成电荷传输噪声和直接采样噪声两部分。 给出每部分噪声与电路增益大小的关系和相应的抑制方法。采用0.5μm标准CMOS工艺实现了16×256级CMOS-TDI探测器芯片,流片的测试结果表明16级TDI可以获得11.22dB的SNR提升。
中文关键词:CMOS图像传感器  时间延迟积分  信噪比  片上模拟域  噪声模型
 
Noise analysis of a CMOS TDI sensor with on chip signal accumulation in analog domain
Abstract:This brief proposes a 16-stage on-chip analog accumulation circuit architecture to realize time delay integration(TDI). The accumulation unit is based on charge amplifiers. The temporal noise on the analog signal path of the circuit structure is analyzed to enhance the noise performance, and furthermore the model of thermal noise suitable for the TDI process is given. The analysis revealed that the total thermal noise is composed of charge transfer noise and direct sampled noise, according to different stages of accumulators. The relations of each noise component versus circuit gain and corresponding method to suppress it are given. Finally, 16x256 test chip is taped out under the 0.5 μm CIS process, and test results indicate the improvement of 11.22dB in SNR at the 16 TDI stages.
keywords:CIS  TDI  SNR  On-chip analog domain  Noise model
查看全文  查看/发表评论  下载PDF阅读器

版权所有:《红外与毫米波学报》编辑部